Skip to content
Quentin Delhaye edited this page Nov 30, 2021 · 2 revisions

Pourquoi a-t-on un état interdit dans un bistable R-S ?

Cet état interdit (et non pas impossible), correspond à imposer les deux sorties Q et Q'.

Dans cette configuration, les deux sorties ne sont plus complémentaires, ce qui ne respecte plus le cahier des charges du bistable et rend son utilisation par un système en aval plus incertain. Est-ce le Q ou le Q' qui est incorrect ?

De plus, si on passe en état de mémorisation à partir de cet état, on ne sait pas déterminer exactement si les entrées passent par une « mise à 1 » (R = 0 et S = 1) ou une « mise à 0 » (R = 1 et S = 0) avant de retomber à R = 0 et S = 0, rendant à nouveau incertain l'état exact qui sera mémorisé.


Pourquoi travaille-t-on en logique inverse ?

Si le bistable R-S est implémenté à l'aide de portes NAND, il faut inverser la logique des entrées R et S afin de retrouver le même comportement des sorties.

S R S' R' Q Q'
1 1 0 0 X X
1 0 0 1 1 0
0 1 1 0 0 1
0 0 1 1 Q Q'